时间:2021-11-03 来源:系统堂 游览量: 次
随着Intel Alder Lake处理器的推出,CPU即将进入新一轮的战争。AMD将于明年初推出搭载3D V-Cache技术的Zen 3架构台式机处理器,同时将在年底左右发布新一代Zen 4架构处理器,以应对来自英特尔第 12 代酷睿系列处理器。
今年早些时候,大量涉及英特尔和AMD等公司的机密文件被曝光,其中一些是关于Zen 4架构的。近日,技术专家根据文档解读了Zen 4架构的缓存设计细节。
如果不出意外的话,Zen 4架构的L1指令/数据缓存仍然是32KB,有8个关联通道,但是L2缓存在Zen 3架构的基础上会翻倍,从512KB增加到1MB,但是,8个通道是还是有关联的,L3缓存的情况由于数据不足暂时不清楚。在 Intel Alder Lake 的 Golden Cove 架构和 Gracemont 架构内核中,L2 缓存对应每个内核 1.25MB,每四个内核 2MB。这意味着 Alder Lake 完全配置的 L2 缓存总共有 14MB。Zen 4架构搭载16核,L2缓存将有16MB,比Alder Lake还要大。
虽然 Intel 和 AMD 在缓存设计上有所不同,但缓存大小只是其中之一,还有其他技术,尤其是 Alder Lake 的混合架构会大不相同,但不可否认 L1 和 L2 缓存发挥着分支预测中的重要作用。Zen 3架构采用3D堆叠技术,为每个CCX带来额外的64MB 7nm SRAM缓存,处理器整体游戏性能提升15%。在现代处理器中,缓存系统在IPC中扮演着重要的角色,也是评估架构的关键。